電阻串 DAC 的一個額外優勢是:從參考輸入看,除了在瞬間代碼轉換階段外,輸入阻抗都可保持恒定。其它數據轉換器架構(尤其是 SAR ADC)具有動態加載條件,需要一個參考緩沖器,而電阻串 DAC 就沒這個必要。然而一般來說,應該對任何參考進行緩沖,尤其是在輸入/輸出隨高頻率變化時。還需要重點關注的是參考等效輸入阻抗通常都非常高,可使大多數電阻串 DAC 具有極高的電源效率。
電阻串 DAC 設計最終、最微妙的元件是位于串電阻器及接點之前的分壓器。該電阻器電阻等于串中其余電阻器的等效阻抗,能有效將參考輸入減半。這樣做的目的是降低輸出緩沖器的共模輸入要求,并在實現良好性能的同時幫助保持低成本。為了對此進行補償,輸出緩沖器一般采取 2 倍的非反相增益,盡管有時反饋電阻器通過數字控制實現不同增益。
電阻串 DAC 需要記住的幾個特性:
- 簡化設計,實現低成本;
- 低干擾能量;
- 固有的單調性;
- 低功耗。
電阻串 DAC 通常可在便攜式電池供電應用中找到用武之地,充分發揮其低功耗優勢。此外,電阻串 DAC 還適用于可充分利用其固有單調特性的閉環控制系統等應用,以及各種低成本應用,在該應用中 DAC 只為系統提供一些校準特性,而不會像我們在其它 DAC 應用中可能看到的那樣,擔任“主角”。