久久久久久久999_99精品久久精品一区二区爱城_成人欧美一区二区三区在线播放_国产精品日本一区二区不卡视频_国产午夜视频_欧美精品在线观看免费

標題: 用wait until 用法和子程序的編輯與調用 [打印本頁]

作者: xiaojuan    時間: 2014-9-29 17:09
標題: 用wait until 用法和子程序的編輯與調用
1.--VHDL中,wait until clk='1' 可代clk'event and clk='1'做上升沿,
--wait until clk='0' 可代clk'event and clk='1'做下降沿。用法如下:
--74hc161功能芯片的VHDL程序:
Library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity d_ff is
Port(clk,cr,ld:in std_logic;
     d:in std_logic_vector(3 downto 0);
      q:out std_logic_vector(3 downto 0));
end;
architecture dd of d_ff is
signal s,ss:std_logic_vector(3 downto 0);
begin
  process
   begin  
  
    wait until clk='1';    --這句意思是等待到clk等于1時完成下面語句
       if ld='0' then s<=d;
         else s<=s+1 ;
       end if;
    if cr='0' then
      s<="0000";
    end if;
  end process
;
  q<=s;
end dd;
2--子程序也是很多編程語言中常用的程序模塊,VHDL子程序用法如下:
  1)---------------子程序function的用法--------
Library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity full_adder is
Port(a,b,cin:in std_logic;
     sum,co:out std_logic);      
end;
architecture add of full_adder  is
Function sam1(x,y:std_logic)return std_logic is   --子程序1,sam1為程序名
   begin                           --x,y為子程序變量,冒號后面是變量類型
   return (x xor y);          --子程序返回值
  end sam1;  --結束子程序1
  function sam2(x,y:std_logic)return std_logic is    --子程序2
   begin
   return (x and y);
  end sam2;   --結束子程序1
signal s1,co1,s2,co2,ss:std_logic;
begin
  process(a,b,cin)
   begin   
     s1<=sam1(a,b);   --調用子程序1
     co1<=sam2(a,b); --調用子程序2
     s2<=sam1(s1,cin);
     co2<=sam2(s1,cin);   
   end process;  
   sum<=s2;
   co<=co1 or co2;  
end dd;
  2)---------------子程序Procedure的用法---------
Library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity d_ff is

Port(a,b,cin:in std_logic;
     sum,co:out std_logic);      
end;
architecture dd of d_ff is

---------------------------------------
Procedure sam(x,y:in std_logic;
                z,w: out std_logic) is   --這個子程序用法變量必須設置方向
   begin
   z:=x xor y;  --賦值必須采用變量Veriable格式:=
   w:=x and y;
   end sam;
begin
  process(a,b,cin)
  variable s1,s2,co1,co2:std_logic;--運行過程中需要的話,必須使用局部變量,在Process后設置。
   begin
   sam(a,b,s1,co1);
   sam(cin,s1,s2,co2);
    sum<=s2;
   co<=co1 or co2;      
   end process;      
end dd;
3.程序塊Block的編輯與使用
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY ppp IS
PORT(a,b,c,D,clk: IN STD_LOGIC;
     y,s,co,Q: OUT STD_LOGIC);
END ppp;
ARCHITECTURE Behave OF ppp IS
signal tmp1,tmp2,tmp3,tmp4,s1,c1,s2,c2:STD_LOGIC;
BEGIN
g1:BLOCK
BEGIN
process(clk)
begin
tmp1 <= a and b;
tmp2<= a and (b or (not c));
tmp3<=c xor(not( a and b));
if clk'event and clk='1' then
y<=tmp3 or (tmp2 and tmp1);
end if;
end process;
END BLOCK g1;
g2:block
begin
   s1<= a xor b;
   c1<= a and b;
   s<=s1 xor c;
   c2<=s1 and c;
   co<=c1 or c2;
end block g2;
G3:block
  begin
   process(D,clk)
    begin
    if clk'event and clk='1' then
      Q<=D;
    end if;
    end process;
  end block g3;
END Behave;
4. for  i  in  0 to 7  loop 語句
------------------------------------------------------
library ieee;
use ieee.std_logic_1164.all;
entity fulladder is
Port(D:in std_logic_vector(7 downto 0);
     clk:in std_logic;
     Q:out std_logic_vector(7 downto 0));
end;
architecture add of fulladder is
begin
process(D,clk)
begin
for i in 0 to 7 loop
   if clk'event and clk='1' then
   q(i)<=d(i);
   end if;
end loop;
end process;
end;
-------------------------------------------------------------------
5.quartusII11.0程序綜合通過后要生成圖像按下圖操作






歡迎光臨 (http://m.zg4o1577.cn/bbs/) Powered by Discuz! X3.1
主站蜘蛛池模板: 五月婷婷开心 | 亚洲一区二区三区在线 | 中文字幕在线观 | 香蕉久久久 | 国产一级片视频 | 99视频在线精品免费观看2 | 日韩欧美在线视频 | 精品一区二区在线播放 | 色综合婷婷 | 欧美一区不卡 | 欧美日韩国产二区 | 天天曰天天干 | 青青草国产成人av片免费 | 免费观看a级片 | 久久理论片 | 免费v片在线观看 | 日韩精品一区二区三区免费视频 | 国产一级在线观看 | 国产探花视频在线观看 | 国产黄色一级片 | 999在线视频 | aaa国产精品| 久久精品在线 | 国产一区福利 | 亚洲在线一区二区 | 色黄视频在线观看 | 色综合久久88色综合天天 | 亚洲久久久 | 欧美日韩国 | 日韩午夜精品 | 亚洲日本视频 | 精品一区二区在线视频 | 欧洲美一区二区三区亚洲 | 成年人免费视频网站 | 深夜福利在线播放 | 免费看黄色av | 久久手机免费视频 | 国产三级做爰高清在线 | 成年人免费看视频 | 福利影院在线观看 | 欧美中文字幕在线观看 |