久久久久久久999_99精品久久精品一区二区爱城_成人欧美一区二区三区在线播放_国产精品日本一区二区不卡视频_国产午夜视频_欧美精品在线观看免费

標(biāo)題: FPGA芯片管腳解釋 [打印本頁]

作者: 51黑fan    時(shí)間: 2016-1-30 04:32
標(biāo)題: FPGA芯片管腳解釋
用戶I/O不用解釋了。
配置管腳:
MSEL[1:0] 用于選擇配置模式,比如AS、PS等。
DATA0 FPGA串行數(shù)據(jù)輸入,連接到配置器件的串行數(shù)據(jù)輸出管腳。
DCLK FPGA串行時(shí)鐘輸出,為配置器件提供串行時(shí)鐘。
nCSO(I/O)FPGA片選信號輸出,連接到配置器件的nCS管腳。
ASDO(I/O)FPGA串行數(shù)據(jù)輸出,連接到配置器件的ASDI管腳。
nCEO 下載鏈期間始能輸出。在一條下載鏈中,當(dāng)?shù)谝粋(gè)器件配置完成后,此信號將始能下一個(gè)器件開始進(jìn)行配置。下載鏈上最后一個(gè)器件的nCEO懸空。
nCE 下載鏈器件始能輸入,連接到上一個(gè)器件的nCEO,下載鏈的最后一個(gè)器件nCE接地。
nCNFIG 用戶模式配置起始信號。
nSTATUS 配置狀態(tài)信號。
CONF_DONE 配置結(jié)束信號。
電源管腳:
VCCINT 內(nèi)核電壓。130nm為1.5V,90nm為1.2V
VCCIO 端口電壓。一般為3.3V,還可以支持多種電壓,5V、1.8V、1.5V
VREF 參考電壓
GND 信號地
                          
時(shí)鐘管腳:
VCC_PLL PLL管腳電壓,直接連VCCIO
VCCA_PLL  PLL模擬電壓,截止通過濾波器接到VCCINT上
GNDA_PLL  PLL模擬地
GNDD_PLL  PLL數(shù)字地
CLK[n]  PLL時(shí)鐘輸入
PLL[n]_OUT  PLL時(shí)鐘輸出
特殊管腳:
VCCPD 用于尋則驅(qū)動
VCCSEL 用于控制配置管腳和PLL相關(guān)的輸入緩沖電壓
PROSEL 上電復(fù)位選項(xiàng)
NIOPULLUP 用于控制配置時(shí)所使用的用戶I/O的內(nèi)部上拉電阻是否工作
TEMPDIODEN 用于關(guān)聯(lián)溫度敏感二極管






歡迎光臨 (http://m.zg4o1577.cn/bbs/) Powered by Discuz! X3.1
主站蜘蛛池模板: 国产中文字幕在线观看 | 800av在线播放 | 久久最新网址 | 国产一区二区中文字幕 | 欧美日韩免费看 | 亚洲成人免费在线观看 | 中文字幕一区在线观看 | 精品黄色片 | 一本到| 国产日韩精品一区二区 | 一区二区欧美日韩 | 欧美18免费视频 | 免费国产视频 | 日韩大片在线观看 | 福利影院在线观看 | 免费一级大片 | 日本韩国欧美中文字幕 | 午夜黄色小视频 | 成人免费看 | 欧美视频免费 | 成人免费看片98欧美 | 精品日韩在线观看 | 伊人精品在线 | 五月激情综合网 | 亚洲高清免费 | 欧美激情一区二区三区 | 深夜福利av | 久久久午夜 | 黄色成人在线观看 | 性欧美bbw| 欧美人与性动交α欧美精品 | 国产免费一区二区三区在线观看 | 免费观看一区二区 | 日韩激情一区二区 | 国产成人午夜精品 | 黄色一级视频免费看 | 操日本老女人 | 久久久一本 | 欧美另类z0zx974 | 欧美精品www | 日本在线网站 |