JTAG概述
JTAG組成結構
JTAG掃描鏈工作原理
結語
參考文獻
0.png (48.73 KB, 下載次數: 24)
下載附件
2018-5-23 01:43 上傳
0.png (58.05 KB, 下載次數: 30)
下載附件
2018-5-23 01:43 上傳
0.png (61.06 KB, 下載次數: 38)
下載附件
2018-5-23 01:44 上傳
JTAG掃描鏈工作原理
BSR可以相互連接起來,在芯片周圍形成一個邊界掃描鏈。(Boundary-Scan Chain)一般芯片會提供多條獨立的BSC,用于實現完整的測試功能。
BSC可以串行的輸入輸出,再配合時鐘及控制信號,可觀察與控制調試狀態下的芯片。JTAG掃描鏈一共有四種操作:掛起、捕獲、移位和更新。
0.png (33.57 KB, 下載次數: 32)
下載附件
2018-5-23 01:44 上傳
JTAG技術在SOC中的重要應用包括嵌入式仿真器和調試模塊的設計。這種設計可以提高內部信號的可控性和可觀性,縮短產品開發周期,提高查錯效率。當然, JTAG也有其局限性,其串行傳輸固然減少了資源,但同時也導致了速度的降低。所以, JTAG加速結構和新的硬件實現方式也不斷涌現。
完整的pdf格式文檔51黑下載地址(共31頁):
JTAG基本原理簡介.pdf
(253.27 KB, 下載次數: 29)
2018-5-22 17:04 上傳
點擊文件名下載附件
下載積分: 黑幣 -5
|