久久久久久久999_99精品久久精品一区二区爱城_成人欧美一区二区三区在线播放_国产精品日本一区二区不卡视频_国产午夜视频_欧美精品在线观看免费

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 3008|回復: 0
收起左側(cè)

FPGA學習總結

[復制鏈接]
ID:70976 發(fā)表于 2014-12-26 21:43 | 顯示全部樓層 |閱讀模式
       第一次從寫Verilog HDL 到仿真,感覺Quartus ii有點難用,挺麻煩的,關于那些亂七八糟的設置也是不懂。

       第一次寫的是老師布置的有限狀態(tài)機實現(xiàn)序列檢測器。參考了好多Verilog HDL其它模塊的程序才把整個程序?qū)懗鰜恚驗閷菊Z法還是很不適應,雖然和C很像,但有很多不同,特別是并發(fā),搞得自己在具體程序中很難轉(zhuǎn)變概念。

       寫出來的程序仿真不對,在序列末的前一位就輸出值了,這肯定是不正常的,到程序里看感覺是最后一個狀態(tài)的處理出了問題

       always@(current_state or SeqIn)

       begin

              case(current_state)

              S3:   if(SeqIn==67) //'C'

                     begin

                            Detected=1'b1;

                     end



              default:   

                     begin

                            Detected=1'b0;

                     end

              endcase

       end

但是怎么檢查都發(fā)現(xiàn)不了問題。更改了條件語句的值發(fā)現(xiàn)還是有問題,證明IF語句根本就沒執(zhí)行,可是Detected卻被賦值了,想了半天可能是沒羅列所有情況的原因,于是加入一句

                     else

                     begin

                            Detected=1'b0;

                     end

問題解決了。應該就是老師總說的防止觸發(fā)器的產(chǎn)生,但具體怎么造成錯誤的還是沒搞懂,以后得好好研究下。

       另外一個感覺,這個EDA編譯、仿真太慢了。這個程序出來也才用14個LE,和其他很少的資源,編譯也需要好一會兒,尤其是調(diào)試極不方便,改一個值就要編譯等上好一會兒。

       在功能仿真的時候,老是提示沒產(chǎn)生功能仿真網(wǎng)表,然后要打開仿真工具產(chǎn)生,也不知道為什么。

       開始學習的時候覺得應該不是很難,現(xiàn)在的情況讓我很是憂慮啊。得好好努力了。

回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網(wǎng)

快速回復 返回頂部 返回列表
主站蜘蛛池模板: 黄色成年人网站 | 黄色免费在线观看视频 | 18成人免费观看网站 | 免费一级黄色 | 精品日韩在线观看 | 中文字幕在线免费播放 | 在线看的av| 黄色片在线看 | 日本黄色免费视频 | 精品国产欧美 | 欧美亚洲三级 | 成人影片在线 | 国产男女视频 | 久久久久久久99 | 亚洲精品自拍视频 | 成人免费网站在线观看 | 欧美一区二区三 | 日日操视频 | 污视频网站在线观看 | 中文字幕在线免费视频 | 美女天天干 | 色综合天天综合网国产成人网 | 日韩午夜激情 | 成人在线视频网 | 美女久久久 | 亚洲另类色图 | 日韩久久久久 | 欧美激情网 | 中文有码在线 | 在线视频成人 | 天天爽天天操 | 久草久草久草 | 国产1区2区 | 日韩小视频 | 国产一区免费 | 97精品国产97久久久久久免费 | 色妞综合网 | 中文字幕在线看 | 欧美日韩亚洲一区 | 黄色欧美视频 | 欧美爱爱网 |